Dersin Adı | Kodu | Yarıyıl | T+U+L (saat/hafta) | Türü (Z / S) | Yerel Kredi | AKTS |
---|---|---|---|---|---|---|
Mantıksal Tasarım | MTE 293 | Güz | 02+00+02 | Seçmeli | 3 | 6 |
Akademik Birim: | Mekatronik Mühendisliği |
Öğrenim Türü: | Örgün Eğitim |
Ön Koşullar | - |
Öğrenim Dili: | İngilizce |
Dersin Düzeyi: | Lisans |
Dersin Koordinatörü: | - - |
Dersin Amacı: | Bu ders, Boole cebirini ve mantık devreleri için temel analiz ve sentez yöntemlerini proje tabanlı bir bağlamda tanıtmayı amaçlamaktadır. Hem kombinezonsal hem de ardışıl devreler çeşitli tasarım örneklerinde ele alınmıştır. |
Dersin İçeriği: | Sayı sistemleri; Boole cebri; mantık ağları ve indirgenmesi; kapılar ve MSI yongaları ile mantıksal tasarım teknikleri; kombinezonsal devreler; temel ardışıl devreler; D/A ve A/D dönüşümü; tasarım örnekleri. |
Dersin Öğrenme Çıktıları (ÖÇ): |
|
Dersin Öğrenme Yöntem ve Teknikleri | Proje Tabanlı Eğitim |
Hafta | Konular | Ön Hazırlık |
---|---|---|
1 | Giriş, sayı sistemleri, tümleyen aritmetiği, kodlar | |
2 | Boole cebirinin aksiyomatik tanımı Temel teoremler, kanonik ve standart biçimler, Temel Mantık Kapıları AND, OR, NOT, EXOR, EXNOR. | Simülatör ve tasarım araçları |
3 | Proje I (Temel Dijital Devre Uygulamaları) | |
4 | Mantık fonksiyonlarının indirgenmesi, NAND ve NOR kapıları ile gerçekleme | Simülatör ve tasarım araçları |
5 | Proje II (Mantık Kapıları ile tasarım örnekleri), sunumlar | |
6 | Toplayıcılar, Çıkartma devreleri, karşılaştırıcılar ve kod çeviriciler | |
7 | Hata bulma ve düzeltme, MSI yongaları ile tasarım örnekleri | |
8 | Toplayıcı, çıkarma devreleri ve kod çözücülerle mantık fonksiyonlarının gerçeklenmesi. | Simülatör ve tasarım araçları |
9 | Proje III (4-bitlik toplama/çıkarma evresi tasarımı) | |
10 | Çoklayıcı ve ROM devreleriyle mantık fonksiyonlarının gerçeklenmesi | |
11 | Flip-flop’lar | |
12 | Senkron Ardışıl Devre Tasarımı | Simülatör ve tasarım araçları |
13 | Proje IV (Ardışıl Devre Tasarımı) | |
14 | Sunumlar ve tartışma |
Mano, M. M., Digital Design, Prentice-Hall: New Jersey. |
Arsan, T. and Çölkesen, T., Lojik Devre Tasarımı, Papatya Publications, Istanbul. |
Yarıyıl İçi Çalışmaları | Sayı | Katkı Payı (%) |
---|---|---|
Proje | 2 | 30 |
Sunum/Jüri | 3 | 30 |
Final Sınavı | 1 | 40 |
Total: | 6 | 100 |
Etkinlikler | Sayısı | Süresi (saat) | Toplam İş Yükü (saat) |
---|---|---|---|
Ders Saati | 14 | 4 | 56 |
Proje | 2 | 20 | 40 |
Sunum/Jüriye Hazırlık | 3 | 7 | 21 |
Final Sınavı | 1 | 33 | 33 |
Toplam İş Yükü (saat): | 150 |